日韩精品 中文字幕 动漫,91亚洲午夜一区,在线不卡日本v一区v二区丶,久久九九国产精品自在现拍

注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機/網(wǎng)絡(luò)計算機輔助設(shè)計與工程計算計算機輔助綜合FPGA/CPLD最新實用技術(shù)指南

FPGA/CPLD最新實用技術(shù)指南

FPGA/CPLD最新實用技術(shù)指南

定 價:¥39.00

作 者: 楊恒 等編著
出版社: 清華大學(xué)出版社
叢編項:
標(biāo) 簽: CPLD

ISBN: 9787302101635 出版時間: 2005-01-01 包裝: 膠版紙
開本: 26cm 頁數(shù): 438 字?jǐn)?shù):  

內(nèi)容簡介

  FPGA/CPLD技術(shù)最近年來計算機與電子技術(shù)領(lǐng)域的又一場革命。本書以Xilinx與Altera公司的FPGA/CPLD為主,詳細(xì)介紹了FPGA/CPLD從芯版式到MAX+plus II、Quartus與ISE開發(fā)環(huán)境和Verilog/VHDL語言,并以交通燈邏輯控制、電子鐘與點陣LED顯示、LCD液晶顯示及計算機ISA接口和PCI接口的設(shè)計等為例,由淺入深地詳述了如何應(yīng)用FPGA/CPLD進行電子設(shè)計。書中的大多數(shù)電路圖和源程序已經(jīng)過實例驗證,讀者可以直接應(yīng)用于自己的設(shè)計。本書的特點是強調(diào)實用性和無進性,力求通俗通懂。本書適用于計算機、電子、控制及信息等相關(guān)專業(yè)的校大學(xué)生,對廣大工程技術(shù)人員也具有實用價值。當(dāng)今世界,科技飛速發(fā)展,人類面臨著一次又一次的機遇和挑戰(zhàn)。2003年舉世聞名的FORBES雜志(www.forbes.com)曾經(jīng)揭示了一個新的概念,在未來的計算機中,CPU將被FPGA(現(xiàn)場可編程邏輯門陣列)芯片所取代,同時美國的一家公司也已成功推出了以FPGA取代CPU的計算機,F(xiàn)PGA/CPLD被國外的媒體認(rèn)為是一次新的革命性技術(shù)進步。本書的作者都是長期從事嵌入式與FPGA/CPLD研究、發(fā)展與普及的科技人員,本書系統(tǒng);全面地介紹了FPGAJCPLD從原理、開發(fā)環(huán)境、編程語言到應(yīng)用實例,并全面反映該領(lǐng)域的最新發(fā)展成果。本書的特點是通俗易懂,深入淺出,可被高等院校及其他讀者選用為相關(guān)教材,也是初學(xué)者的敲門磚,中高級人員的有益助手和資料。本書包括11章及7個附錄。全書介紹了目前世界最大和主流的兩個FPGA/CPLD生產(chǎn)廠家的產(chǎn)品和開發(fā)工具,第1章-第3章介紹了Xilinx公司的FPGA/CPLD基本知識與結(jié)構(gòu):第4章-第5章以矩陣LED顯示等實例介紹了XiHnx公司的集成開發(fā)環(huán)境ISE的基本和高級知識;第6章-第7章分別以實例介紹了Altera公司的集成開發(fā)環(huán)境MAX+plusⅡ與Quartus;第8章-第9章分別以實例介紹了Altera公司的FLEXl0K與FLEX6000系列FPGA在點陣、字符液晶顯示以及交通燈等其他領(lǐng)域的應(yīng)用;第10章介紹了ISA與PCI總線的原理及FPGA用于接口芯片設(shè)計的實例。為利于讀者速查,附錄A介紹了Altera公司的主要產(chǎn)品和芯片;附錄B和附錄C介紹了FPGA/CPLD主要的兩種開發(fā)語言VHDL與Vefilog;附錄D和附錄E介紹了MAX+plusⅡ在Windows 2000/WindowsXP下的驅(qū)動配置;附錄F介紹了ISE 6.1i的新增功能;附錄G介紹了由本書作者開發(fā),針對FPGA/CPLD應(yīng)用學(xué)習(xí)者的,支持Altera/Xilinx開發(fā)環(huán)境的學(xué)習(xí)開發(fā)工具箱(www.edtyang.com);附錄H介紹了FPGA/CPLD萬能型快速學(xué)習(xí)開發(fā)器CHICAG08.0。本書是集體智慧的結(jié)晶,由西雅圖數(shù)碼科技有限公司楊恒博士、西安科技大學(xué)李愛國博士、深圳英特數(shù)碼科技有限公司王輝先生與北京大學(xué)深圳研究生院王新安博士合作編著。參加本書編輯審校工作的有以下人員:第1章-第3章:西北工業(yè)大學(xué)的李偉和白冰洋,西安電子科技大學(xué)的李智奇;第4章-第5章:西安電子科技大學(xué)的李劍紅,西安科技大學(xué)的趙彩,西雅圖數(shù)碼科技有限公司的吳言水: 第6章:西安科技大學(xué)的雍煌,深圳大學(xué)的申向軍;第7章:西北農(nóng)林科技大學(xué)的何東健、李書琴、耿楠、田國華;第8章-第9章:深圳英特數(shù)碼科技有限公司的王輝;第10章:廣州南沙資訊科技園的唐會華;‘附錄:西北工業(yè)大學(xué)的李偉,西雅圖數(shù)碼科技有限公司的吳言水。本書可以獨立作為大專院校或工程技術(shù)人員學(xué)習(xí)參考之用,讀者也可以根據(jù)自身情況與本書作者專門研發(fā)的不同版本的配套學(xué)習(xí)實驗開發(fā)箱(含開發(fā)學(xué)習(xí)板、下載線纜、手冊和光盤)結(jié)合使用(詳見www.edtyang.com)。作者向以下關(guān)心過本書或在學(xué)術(shù)上給予過幫助的朋友表示感謝,他們是:新加坡南洋理工大學(xué)(NanyangTechnologicalUniversity,Singapore)Prof.SerWee,Prof.C.ZHU,Prof.GB.HUANG;亞洲咨詢公司、美國密西根大學(xué)博士ChrisKoh;新加坡國家咨訊技術(shù)研究院林曉博士、姜力軍博士、陳建峰博士;西安市科技局副局長陳長春博士;國家集成電路西安產(chǎn)業(yè)化基地藺建文主任、何曉寧部長和王坤元主任;美國德州儀器上海辦事處張浩先生:西北工業(yè)大學(xué)陳明教授、博士生導(dǎo)師;西安建筑科技大學(xué)李昌華教授、趙光華博士、李振國教授;西安理工大學(xué)李言教授、邱宗明教授;深圳熙和技術(shù)公司毛周明總裁、申凌博士和陶明博士;廣州華意電子科技公司劉林先生;西安郵電學(xué)院朱自祥教授;北京大學(xué)崔小樂博士后;西雅圖數(shù)碼科技有限公司(西安)羅宵先生、張玉紅小姐。由于作者水平有限,錯誤和不當(dāng)之處在所難免,敬請各位讀者不吝賜教。楊恒2004年8月8日于新加坡hyang999@sina.cOm 第O章緒論0.1 FPGA/CPLD概述0.2 FPGA/CPLD的開發(fā)軟件0.3 FPGA/CPLD的分類和使用0.4因特網(wǎng)上的FPGA及其他資源0.5本章小結(jié)第1章Xilinx CPLD系列產(chǎn)品1.1 簡介1.1.1 XC9500系列CPLD器件1.1.2 CoolRunner系列CPLD器件1.2 XC9500系列器件的結(jié)構(gòu)1.3 CoolRunner系列CPLD器件的結(jié)構(gòu)1.4 Xilinx CPLD器件的命名1.5本章小結(jié)第2章Xilinx FPGA系列產(chǎn)品2.1 Spartan-II E系列產(chǎn)品2.1.1 概述2.1.2器件結(jié)構(gòu)2.2 Spartan-3系列產(chǎn)品2.2.1概述2.2.2器件結(jié)構(gòu)2.3 Virtex.II系列產(chǎn)品2.3.1概述2.3.2器件結(jié)構(gòu)2.4 Virtex.II Pro系列產(chǎn)品2.4.1概述2.4.2器件結(jié)構(gòu)2.5 Virtex-4系列產(chǎn)品2.5.1概述2.5.2 Virtex-4系列的總體結(jié)構(gòu)2.5.3 Virtex-4的三個平臺FPGA簡介2.5.4~trtex-4 FPGA綜述2.6本章小結(jié)第3章CPLD/FPGA的邊界掃描測試3.1 引言3.2 IEEE 1149.1邊界掃描測試的結(jié)構(gòu)3.3 JTAG BST操作控制3.3.1抽樣/預(yù)加載(SAMPLE/PRELOAD)指令模式3.3.2外測試(EXTEST)指令模式3.3.3旁路(BYPASS)指令模式3.3.4用戶碼(USRCODE)指令模式3.3.5 ID碼(IDCODE)指令模式3.4 Xilinx器件的邊界掃描3.4.1數(shù)據(jù)存儲器(Data Register)3.4.2指令集(Instruction Set)3.4.3位順序(Bit Sequence)3.4.4在設(shè)計中插入邊界掃描3.5邊界掃描描述語言(BSDL)3.6 Xilinx器件下載3.6.1 MultiLINX下載電纜3.6.2 Xchecker下載電纜3.6.3 Parallel下載電纜3.7 Altera與Lattice公司CPLD下載電路3.8本章小結(jié)第4章Xilinx ISE應(yīng)用基礎(chǔ).4.1 Xilinx ISE簡介4.2安裝Xilinx ISE4.2.1 系統(tǒng)需求4.2.2 ISE的安裝4.3 Xilinx ISE應(yīng)用入門4.4 Xilinx ISE設(shè)計流程4.4.1 設(shè)計輸入4.4.2功能仿真4.4.3綜合.4.4.4實現(xiàn)4.4.5時序仿真4.4.6下載配置4.5設(shè)計實例4.6本章小結(jié)第5章Xilinx ISE高級應(yīng)用5.1設(shè)計輸入5.1.1硬件描述語言(HDL)輸入方式5.1.2原理圖(Schematic)輸入方式5.2功能仿真和時序仿真5.2.1功能仿真5.2.2時序仿真(對頂層文件進行仿真)5.3設(shè)計實現(xiàn)5.3.1運行實現(xiàn)設(shè)計5.3.2在布局規(guī)劃器(Floorplanner)中查看設(shè)計布局5.4引腳鎖定與器件下載編程5.4.1引腳鎖定5.4.2 CPLD器件的編程下載5.5應(yīng)用ISE 6.2i的矩陣LED設(shè)計實例5.5.1功能要求及硬件設(shè)計5.5.2控制邏輯設(shè)計5.5.3在ISE 6.2i中建立矩陣LED的工程文件并下載到CPLD運行5.6本章小結(jié)第6章MAX+plus II 1 0.1的使用指南6.1 MAX+plus II 10.1的特點6.2 MAX+plusⅡ的組成6.3 MAX+plus II的使用6.3.1圖形文件的建立6.3.2文本文件的建立6.3.3建立頂層設(shè)計文件6.3.4 q-程文件的編譯6.3.5模擬仿真6.3.6定時分析6.3.7器件編程6.4本章小結(jié)第7章Ouartus II使用指南7.1 QuartusⅡ設(shè)計入門7.1.1簡介7.1.2設(shè)計流程7.1.3設(shè)計入門7.1.4綜合7.1.5仿真7.1.6布線與制板7.1.7塊結(jié)構(gòu)設(shè)計7.1.8對EDA I具使用LogicLock7.2延時分析與延時終止7.2.1在Quartus II軟件中執(zhí)行延時分析7.2.2使用EDA工具執(zhí)行延時分析7.2.3延時終止7.3.1程設(shè)計、調(diào)試與修改管理7.3.1使用SignalTap邏輯分析器7.3.2使用信號探針(SignalProbe)7.3.3使用芯片編輯器7.3.4 工程管理簡介7.4系統(tǒng)設(shè)計7.4.1用SOPC Builder創(chuàng)建SOPC設(shè)計7.4.2用DSP Builder創(chuàng)建DSP設(shè)計7.5軟件開發(fā)7.6下載與配置7.7本章小結(jié)第8章FLEX 6000系列器件簡介及應(yīng)用實例8.1 FLEX 6000系列器件簡介8.1.1特點8.1.2概述8.1.3功能描述8.1.4輸出配置8.1.5 JTAG邊界掃描8.2交通信號燈控制邏輯設(shè)計8.2.1系統(tǒng)要求分析8.2.2控制邏輯描述8.3 電子鐘的設(shè)計實例8.3.1功能要求和結(jié)構(gòu)8.3.2控制芯片的設(shè)計8.4字符型LCD(KS0066)接口的設(shè)計8.4.1原理介紹8.4.2字符型LCD(KS0066)接口的VHDL描述8.5本章小結(jié)第9章 FLEX 1 0K嵌入式可編程邏輯系列器件簡介及應(yīng)用實例9.1 FLEX 10K嵌入式可編程邏輯系列器件簡介9.1.1特點9.1.2總體描述9.1.3功能描述9.1.4相同結(jié)構(gòu)的輸出引腳9.1.5時鐘鎖和時鐘推進特性9.1.6輸出設(shè)置9.1.7 JTAG邊界掃描9.1.8配置和操作9.2應(yīng)用FLEX IOK設(shè)計圖像點陣型LCD9.2.1 圖像點陣型LCD原理介紹9.2.2基于FLEX 10K的圖像點陣型LCD控制設(shè)計9.3本章小結(jié)第10章應(yīng)用FPGA設(shè)計PC機的ISA和PCI總線接口10.1應(yīng)用FPGA設(shè)計PC機的ISA總線接口10.1.1 ISA總線概述10.1.2基于Altera FLEX6000的ISA接口設(shè)計10.2應(yīng)用FPGA設(shè)計PC機的PCI總線接口10.2.1 PCI總線概述10.2.2 PCI總線命令10.2.3 PCI總線訪問地址解碼10.2.4 PCI配置空間操作10.2.5基于Altera公司的FLEXl0K系列FPGA實現(xiàn)的PCI接口設(shè)計10.3本章小結(jié)附錄A Altera公司FPGNCPLD系列器件縱覽附錄B VHDL編程基礎(chǔ)附錄C Verilog HDL編程基礎(chǔ)附錄D MAX+plus II Windows 2000驅(qū)動配置指南附錄E MAX+plus II Windows XP驅(qū)動配置指南附錄F ISE 6.1 i的新增功能附錄G FPGNCPLD快速學(xué)習(xí)開發(fā)工具CHICAGO 6.0附錄H FPGA/CPLD萬能型快速學(xué)習(xí)開發(fā)器CHICAGO 8.0參考文獻

作者簡介

  楊恒,1972年生,陜西西安人。1999年4月獲西北工業(yè)大學(xué)電信學(xué)院博士學(xué)位。1999年4月至2001年3月分別在新加坡南洋理工大學(xué)和新加坡國家信息技術(shù)研究院(CSP)任研究員,2001年3月赴美任美國優(yōu)利技術(shù)分司技術(shù)專家,2002年7月起在香港里工大學(xué)從事高級電子信息及激光光纖技術(shù)的研究和開發(fā)(博士后研究)。2004年起創(chuàng)辦西雅圖數(shù)碼科技有限公司(www.edtyang.com),從事嵌入式技術(shù)的研究與開發(fā)。曾在美國、新加坡及香港地區(qū)長期致力于項目管理和高科技研發(fā),主要包括FPGA與嵌入式技術(shù)、數(shù)字網(wǎng)絡(luò)控制技術(shù)、RF與無線通信技術(shù)及數(shù)據(jù)庫和網(wǎng)絡(luò)軟件工程,并親自完成多項產(chǎn)品的研發(fā)。李愛國,1966年生,甘肅張掖人,西安科技大學(xué)計算機科學(xué)技術(shù)系副教授,碩士生導(dǎo)師。2003年畢業(yè)于西安交通大學(xué)電子與信息工程學(xué)院計算機系,獲得工學(xué)博士學(xué)位。他在工業(yè)控制系統(tǒng)以及嵌入式系統(tǒng)設(shè)計、研發(fā)等領(lǐng)域積累了豐富的經(jīng)驗,參加過包括國家“八五”重點科技攻關(guān)項目等在內(nèi)的一批重大項目的研發(fā)工作,成功開發(fā)了多項工業(yè)控制產(chǎn)品。

圖書目錄

第0章 緒論
0.1 FPGA/CPLD概述
0.2 FPGA/CPLD的開發(fā)軟件
0.3 FPGA/CPLD的分類和使用
0.4 因特網(wǎng)上的FPGA及其他資源
0.5 本章小結(jié)
第1章 Xilinx CPLD系列產(chǎn)品
1.1 簡介
1.1.1 XC9500系列CPLD器件
1.1.2 CoolRunner 系列CPLD器件
1.2 XC9500系列器件的結(jié)構(gòu)
1.3 CoolRunner系列CPLD器件的結(jié)構(gòu)
1.4 Xilinx CPLD器件的命名
1.5 本章小結(jié)
第2章 Xilinx FPGA系列產(chǎn)品
2.1 Spartan-II E系列產(chǎn)品
2.1.1 概述
2.1.2 器件結(jié)構(gòu)
2.2 Spartan-3系列產(chǎn)品
2.2.1 概述
2.2.2 器件結(jié)構(gòu)
2.3 Virtex-Ⅱ系列產(chǎn)品
2.3.1 概述
2.3.2 器件結(jié)構(gòu)
2.4 Virtex-ⅡPro系列產(chǎn)品
2.4.1 概述
2.4.2 器件結(jié)構(gòu)
2.5 Virtex-4系列產(chǎn)品
2.5.1 概述
2.5.2 Virtex-4系列的總體結(jié)構(gòu)
2.5.3 Virtex-4的三個平臺FPGA簡介
2.5.4 Virtex-4 FPGA綜述
2.6 本章小結(jié)
第3章 CPLD/FPGA的邊界掃描測試
3.1 引言
3.2 IEEE 1149.1邊界掃描測試的結(jié)構(gòu)
3.3 JTAG BST操作控制
3.3.1 抽樣/預(yù)加載(SAMPLE/PRELOAD)指令模式
3.3.2 外測試(EXTEST)指令模式
3.3.3 旁路(BYPASS)指令模式
3.3.4 用戶碼(USRCODE)指令模式
3.3.5 ID碼(IDCODE)指令模式
3.4 Xilinx器件的邊界掃描
3.4.1 數(shù)據(jù)存儲器(Data Register)
3.4.2 指令集(Instruction Set)
3.4.3 位順序(Bit Sequence)
3.4.4 在設(shè)計中插入邊界掃描
3.5 邊界掃描描述語言(BSDL)
3.6 Xilinx器件下載
3.6.1 MultiLINX下載電纜
3.6.2 Xchecker下載電纜
3.6.3 Parallel下載電纜
3.7 Altera與Lattice公司CPLD下載電路
3.8 本章小結(jié)
第4章 Xilinx ISE應(yīng)用基礎(chǔ)
4.1 Xilinx ISE簡介
4.2 安裝Xilinx ISE0
4.2.1 系統(tǒng)需求
4.2.2 ISE的安裝
4.3 Xilinx ISE應(yīng)用入門
4.4 Xilinx ISE設(shè)計流程
4.4.1 設(shè)計輸入
4.4.2 功能仿真
4.4.3 綜合
4.4.4 實現(xiàn)
4.4.5 時序仿真
4.4.6 下載配置
4.5 設(shè)計實例
4.6 本章小結(jié)
第5章 Xilinx ISE高級應(yīng)用
5.1 設(shè)計輸入
5.1.1 硬件描述語言(HDL)輸入方式
5.1.2 原理圖(Schematic)輸入方式
5.2 功能仿真和時序仿真
5.2.1 功能仿真
5.2.2 時序仿真(對頂層文件進行仿真)
5.3 設(shè)計實現(xiàn)
5.3.1 運行實現(xiàn)設(shè)計
5.3.2 在布局規(guī)劃器(Floorplanner)中查看設(shè)計布局
5.4 引腳鎖定與器件下載編程
5.4.1 引腳鎖定
5.4.2 CPLD器件的編程下載
5.5 應(yīng)用ISE 6.2i的矩陣LED設(shè)計實例
5.5.1 功能要求及硬件設(shè)計
5.5.2 控制邏輯設(shè)計
5.5.3 在ISE 6.2i中建立矩陣LED的工程文件并下載到CPLD運行
5.6 本章小結(jié)
第6章 MAX+plus II 10.1的使用指南
6.1 MAX+plus II 10.1的特點
6.2 MAX+plus II的組成
6.3 MAX+plus II的使用
6.3.1 圖形文件的建立
6.3.2 文本文件的建立
6.3.3 建立頂層設(shè)計文件
6.3.4 工程文件的編譯
6.3.5 模擬仿真
6.3.6 定時分析
6.3.7 器件編程
6.4 本章小結(jié)
第7章 Quartus II使用指南
7.1 Quartus II設(shè)計入門
7.1.1 簡介
7.1.2 設(shè)計流程
7.1.3 設(shè)計入門
7.1.4 綜合
7.1.5 仿真
7.1.6 布線與制板
7.1.7 塊結(jié)構(gòu)設(shè)計
7.1.8 對EDA工具使用LogicLock
7.2 延時分析與延時終止
7.2.1 在QuartusⅡ軟件中執(zhí)行延時分析
7.2.2 使用EDA工具執(zhí)行延時分析
7.2.3 延時終止
7.3 工程設(shè)計、調(diào)試與修改管理
7.3.1 使用SignalTap邏輯分析器
7.3.2 使用信號探針(SignalProbe)
7.3.3 使用芯片編輯器
7.3.4 工程管理簡介
7.4 系統(tǒng)設(shè)計
7.4.1 用SOPC Builder創(chuàng)建SOPC設(shè)計
7.4.2 用DSP Builder創(chuàng)建DSP設(shè)計
7.5 軟件開發(fā)
7.6 下載與配置
7.7 本章小結(jié)
第8章 FLEX 6000系列器件簡介及應(yīng)用實例
8.1 FLEX 6000系列器件簡介
8.1.1 特點
8.1.2 概述
8.1.3 功能描述
8.1.4 輸出配置
8.1.5 JTAG邊界掃描
8.2 交通信號燈控制邏輯設(shè)計
8.2.1 系統(tǒng)要求分析
8.2.2 控制邏輯描述
8.3 電子鐘的設(shè)計實例
8.3.1 功能要求和結(jié)構(gòu)
8.3.2 控制芯片的設(shè)計
8.4 字符型LCD(KS0066)接口的設(shè)計
8.4.1 原理介紹
8.4.2 字符型LCD(KS0066)接口的VHDL描述
8.5 本章小結(jié)
第9章 FLEX 10K嵌入式可編程邏輯系列器件簡介及應(yīng)用實例
9.1 FLEX 10K嵌入式可編程邏輯系列器件簡介
9.1.1 特點
9.1.2 總體描述
9.1.3 功能描述
9.1.4 相同結(jié)構(gòu)的輸出引腳
9.1.5 時鐘鎖和時鐘推進特性
9.1.6 輸出設(shè)置
9.1.7 JTAG邊界掃描
9.1.8 配置和操作
9.2 應(yīng)用FLEX 10K設(shè)計圖像點陣型LCD
9.2.1 圖像點陣型LCD原理介紹
9.2.2 基于FLEX 10K的圖像點陣型LCD控制設(shè)計
9.3 本章小結(jié)
第10章 應(yīng)用FPGA設(shè)計PC機的ISA和PCI總線接口
10.1 應(yīng)用FPGA設(shè)計PC機的ISA總線接口
10.1.1 ISA總線概述
10.1.2 基于Altera FLEX6000的ISA接口設(shè)計
10.2 應(yīng)用FPGA設(shè)計PC機的PCI總線接口
10.2.1 PCI總線概述
10.2.2 PCI總線命令
10.2.3 PCI總線訪問地址解碼
10.2.4 PCI配置空間操作
10.2.5 基于Altera公司的FLEX10K系列FPGA實現(xiàn)的PCI接口設(shè)計
10.3 本章小結(jié)
附錄A Altera公司FPGA/CPLD 系列器件縱覽
附錄B VHDL編程基礎(chǔ)
附錄C Verilog HDL編程基礎(chǔ)
附錄D MAX+plus II Windows 2000 驅(qū)動配置指南
附錄E MAX+plus II Windows XP 驅(qū)動配置指南
附錄F ISE 6.1i的新增功能
附錄G FPGA/CPLD快速學(xué)習(xí)開發(fā)工具CHICAGO 6.0
附錄H FPGA/CPLD萬能型快速學(xué)習(xí)開發(fā)器CHICAGO 8.0
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) rgspecialties.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號