日韩精品 中文字幕 动漫,91亚洲午夜一区,在线不卡日本v一区v二区丶,久久九九国产精品自在现拍

注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡硬件、外部設備與維護Altera FPGA伴你玩轉USB3.0與LVDS

Altera FPGA伴你玩轉USB3.0與LVDS

Altera FPGA伴你玩轉USB3.0與LVDS

定 價:¥59.00

作 者: 吳厚航 著
出版社: 清華大學出版社
叢編項: 電子設計與嵌入式開發(fā)實踐叢書
標 簽: 暫缺

ISBN: 9787302491774 出版時間: 2018-05-01 包裝: 平裝
開本: 16開 頁數(shù): 261 字數(shù):  

內容簡介

  Altera FPGA伴你玩轉USB3.0與LVDS(電子設計與嵌入式開發(fā)實踐叢書)主要使用Altera公司的Cyclone Ⅳ FPGA器件(引出自帶的LVDS接口)和Cypress公司的USB 3.0控制器芯片F(xiàn)X3,以及一些常見的DDR2存儲器、UART電路、擴展接口等,由淺入深地*讀者從板級設計、軟件工具、相關驅動安裝、基礎的FPGA實例以及基于FPGA的UART、DDR2、USB 3.0、LVDS傳輸實例入手,掌握FPGA各種片內資源的應用以及接口時序的設計。 本書基于特定的FPGA開發(fā)平臺,既有足夠的理論知識作支撐,也有豐富的例程進行實踐學習,并且穿插著筆者多年FPGA學習和開發(fā)過程中的各種經(jīng)驗和技巧。對于希望基于FPGA實現(xiàn)LVDS和USB 3.0開發(fā)的工程師,本書所提供的很多實例是很好的參考原型,有助于實現(xiàn)快速系統(tǒng)原型的開發(fā)。

作者簡介

暫缺《Altera FPGA伴你玩轉USB3.0與LVDS》作者簡介

圖書目錄

目錄

Contents

第1章FPGA、USB與LVDS概述

1.1FPGA發(fā)展概述

1.2FPGA的優(yōu)勢

1.3FPGA應用領域

1.4FPGA開發(fā)流程

1.5USB接口概述

1.5.1USB發(fā)展史

1.5.2USB 3.0概述

1.6LVDS接口概述

第2章實驗平臺板級電路詳解

2.1板級電路整體架構

2.2電源電路

2.3FPGA時鐘與復位電路

2.3.1FPGA時鐘晶振電路

2.3.2FPGA復位電路

2.4FPGA配置電路

2.5FPGA供電電路

2.6DDR2芯片電路

2.7UART芯片電路

2.8LVDS接口與液晶屏背光接口電路

2.8.1差分走線

2.8.2阻抗匹配

2.8.3LVDS和單端信號間的串擾

2.8.4電磁干擾

2.8.5LVDS線纜選型

2.8.6LVDS連接器定義

2.9USB 3.0控制器FX3電路

2.10擴展接口電路

2.11FPGA引腳定義

第3章軟件安裝與配置

3.1軟件下載和許可證申請

3.2Quartus Ⅱ與ModelSimAltera的安裝

3.3文本編輯器Notepad++安裝

3.4QuartusⅡ中使用Notepad++的關聯(lián)設置

3.5USBBlaster的驅動安裝

3.5.1Windows XP系統(tǒng)的USBBlaster安裝

3.5.2在Windows 7系統(tǒng)安裝USBBlaster

3.5.3在Windows 8系統(tǒng)安裝USBBlaster

3.6串口芯片驅動安裝

3.6.1驅動安裝

3.6.2設備識別

3.7USB 3.0控制器FX3的SDK安裝

3.8USB 3.0控制器FX3的驅動安裝


Altera FPGA伴你玩轉USB 3.0與LVDS


第4章第一個例程與FPGA下載配置概述

4.1LED閃爍與PLL配置實例

4.1.1功能概述

4.1.2新建Quartus Ⅱ工程

4.1.3IP核配置——PLL

4.1.4引腳分配

4.1.5閑置引腳設置

4.1.6Verilog代碼解析

4.2Altera FPGA配置方式概述

4.2.1AS配置方式

4.2.2PS配置方式

4.2.3JTAG配置方式

4.3基于JTAG的sof文件FPGA在線燒錄

4.4基于JTAG的jic文件SPI Flash固化

第5章DDR2、UART以及Nios Ⅱ實例

5.1DDR2控制器集成與讀/寫測試

5.1.1功能概述

5.1.2IP核配置——片內RAM

5.1.3IP核配置——DDR2控制器

5.1.4DDR2引腳電平設置

5.1.5Verilog代碼解析

5.1.6板級調試

5.2UART2USB的Loopback收發(fā)實例

5.2.1功能概述

5.2.2Verilog代碼解析

5.2.3板級調試

5.3基于最小Nios Ⅱ系統(tǒng)的System ID打印實例

5.3.1Qsys系統(tǒng)概述

5.3.2Qsys工具基本使用

5.3.3Qsys組件添加與互連

5.3.4Qsys系統(tǒng)生成

5.3.5Quartus Ⅱ工程設計實現(xiàn)

5.3.6軟件開發(fā)工具EDS

5.3.7System ID外設寄存器

5.3.8板級調試

第6章USB 3.0控制器FX3實例

6.1基于FX3內部DMA的USB傳輸Loopback實例

6.1.1功能概述

6.1.2固件編譯與固化文件生成

6.1.3硬件連接與設備識別

6.1.4FX3的USB Boot加載

6.1.5板級調試

6.2FX3的SPI Flash代碼固化

6.2.1啟動設置

6.2.2SPI Flash固化

6.3基于FX3內部DMA的USB數(shù)據(jù)吞吐量測試

6.3.1硬件連接

6.3.2FX3的USB Boot加載

6.3.3FX3的基本Streamer功能演示

6.4基于FX3的UVC傳輸協(xié)議實例

6.4.1硬件連接

6.4.2FX3的USB Boot加載

6.4.3UVC設備識別

6.5FX3固件 SlaveFIFO配置修改說明

6.5.1功能概述

6.5.2GPIF Ⅱ Designer開啟與工程加載

6.5.3GPIF Ⅱ接口配置與工程編譯

6.5.4IDE下固件工程加載

6.5.5IDE下固件工程編譯

6.6基于FPGAFX3 SlaveFIFO接口的Loopback實例

6.6.1功能概述

6.6.2固件下載

6.6.3FPGA代碼解析

6.6.4SignalTap Ⅱ在線邏輯分析儀查看接口時序

6.7基于FPGAFX3 SlaveFIFO接口的StreamOUT實例

6.7.1功能概述

6.7.2固件下載

6.7.3FPGA代碼解析

6.7.4SignalTap Ⅱ在線邏輯分析儀查看接口時序

6.7.5在Streamer中查看數(shù)據(jù)吞吐量

6.8基于FPGAFX3 SlaveFIFO接口的StreamIN實例

6.8.1功能概述

6.8.2固件下載

6.8.3FPGA代碼解析

6.8.4SignalTap Ⅱ在線邏輯分析儀查看接口時序

6.8.5Streamer工具測試數(shù)據(jù)吞吐量

第7章LVDS收發(fā)傳輸實例

7.1LVDS液晶屏驅動實例

7.1.1功能概述

7.1.2IP核ALTLVDS_TX創(chuàng)建與配置

7.1.3IP核ALTLVDS_TX功能與接口說明

7.1.4代碼解析

7.1.5板級調試

7.2基于串口命令幀的LVDS液晶屏測試界面設計

7.2.1設計概述

7.2.2串口控制協(xié)議

7.2.3代碼解析

7.2.4板級調試

7.3LVDS數(shù)據(jù)收發(fā)實例

7.3.1功能概述

7.3.2IP核ALTLVDS_TX創(chuàng)建與配置

7.3.3IP核ALTLVDS_RX創(chuàng)建與配置

7.3.4位對齊處理

7.3.5代碼解析

7.3.6裝配說明

7.3.7板級調試

7.4帶CRC校驗的LVDS數(shù)據(jù)收發(fā)實例

7.4.1功能概述

7.4.2CRC校驗基本原理

7.4.3CRC8校驗代碼生成

7.4.4代碼解析

7.4.5裝配說明

7.4.6板級調試

參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) rgspecialties.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號